A.FPGA阶段
B.CPLD阶段
C.EDA阶段
D.HDL阶段
A.设计准备
B.设计输入
C.设计处理
D.器件编程
A.VHDL仿真器
B.编译型仿真器
C.解释型仿真器
D.时序仿真器
A.TestBench
B.XST
C.ECS
D.HDL Editor
A.4'b0001
B.4'b0010
C.4'b0101
D.4'b1010
A.硬 IP Core
B.固 IP Core
C.通用 IP Core
D.DSP IP Core
A.实现技术
B.开发环境
C.设计时间
D.核的验证结果
A.它是 Mentor Granpics公司开发的独立仿真器
B.它是唯一的单内核支持VHDL和 Verilog HDL混合仿真的仿真器
C.它能够对程序进行调试,测试代码覆盖率,对波形进行比较
D.它只能单独使用,不能在 ISE Foundation中被调用
A.时序仿真
B.编译方式
C.工程方式
D.基本方式
A.紫外线擦除技术
B.SRAM配置存储器技术
C.闪速存储器技术
D.熔丝和反熔丝编程技术
A.CPLD
B.FPGA
C.PAL
D.GAL
A.定制嵌入模式
B.寄存器模式
C.总线模式
D.编译模式
A.使用EDK工具进行硬、软核集成
B.编写独立于器件的C/C++应用程序
C.根据EDK对系统的配置脚本生成对应的HAL库
D.将编译、链接后生成的可执行程序下载到目标器件,进行硬件级的调试、测试和优化
A.Analysit
B.Synplify Pro
C.Active HDL
D.iMPACT
A.设计管理工具
B.高级仿真调试工具
C.后仿真工具
D.FPGA全流程工具
全专业电子资料、题库、学位、网课
最高直省2344元
上千+科次精品网课
买网课即送全真模考题库
五千+科次教材资料
电子资料满三件9折
五千+科次在线题库
全真呈现历年考试试题
Copyright © 2010 - 2023 湖南求实创新教育科技有限公司 All Right Reserved.
温馨提示:如您需要的资料本网暂时没有,请于工作日08:00-18:00,点击这里,联系客服及时补充资料。